Synopsys全新DesignWare MIPI D-PHY将性能提升至2.5Gbps

上网时间: 2014年09月22日? 我来评论 【字号: ? ?小】

关键字:

Synopsys新思科技公司日前宣布:已将其DesignWare MIPI D-PHY的面积和功耗降低到了竞争性方案的50%,同时将性能提升至每通道2.5 Gbps,为移动、消费类和汽车应用降低了系统级芯片(SoC)的芯片成本并延长了电池续航能力。由于符合MIPI D-PHY v1.2规范,同时作为还包括DesignWare MIPI DSI 和 CSI-2 Controller控制器和验证IP(VIP)的完整解决方案的一部分,D-PHY降低了集成风险、以及连接到各种图像传感器和显示设备的工作量。

“DesignWare MIPI D-PHY提供的低功耗、高性能和可配置性选项,对于我们Myriad 2视觉处理单元( Vision Processing Unit)的成功至重要,”Movidius高级副总裁兼首席运营官Sean Mitchell表示:”采用支持最新规范和功能的Synopsys高品质MIPI知识产权(IP)解决方案,可帮助我们快速且风险更小地将所需功能集成到我们的SoC之上。”

“在过去10年中,Synopsys在MIPI Alliance工作组中一直扮演着一种积极的角色,为MIPI Alliance技术的开发和扩散做出了贡献,”MIPI Alliance董事会主席Joel Huloux表示:”随着最新DesignWare MIPI D-PHY的推出,Synopsys可帮助设计人员充分利用D-PHY v1.2规范中定义的高性能和低功耗功能,去快速地为高端移动设备、消费和汽车产品的图像传感器和显示应用部署SoC。”

DesignWare MIPI D-PHY是用于MIPI CSI-2和DSI主机(Host)和设备(Device)应用的物理层,用来在移动和嵌入式应用中将图像传感器和显示连接到主芯片SoC。DesignWare MIPI D-PHY是首个符合MIPI Alliance D-PHY v1.2规范的D-PHY IP产品,支持每个通道高达2.5Gbps的运行速度。对于高分辨率输出,四个DesignWareMIPID-PHY通道可以被聚合以支持10 Gbps的速度,并且还可以聚合八个数据通道以实现20 Gbps的速度。此外,DesignWareMIPID-PHY的各种可配置性选项,使设计人员能够以更少SoC设计数量来应对多种目标应用的需求,同时最大限度缩短上市时间。

标签 IP核??

[ 投票数:? ] 收藏 ??? 打印版 ??? 推荐给同仁 ??? 发送查询 ??? ?订阅杂志

评论
免费订阅资讯速递
信息速递-请选择您感兴趣的技术领域:
  • 安防监控
  • 便携设备
  • 消费电子
  • 通信与网络
  • 分销与服务
  • 制造与测试
  • 工业与医疗
  • 汽车电子
  • 计算机与OA
  • 电源管理
  • 无源器件与模组
  • 新能源
  • 供应链管理
论坛速递
?新浪微博推荐
Global Sources


编辑推荐
?大家正在说


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
电子元器件数据手册下载
数据手册搜索

Datasheets China.com

《汽车电子特刊》

汽车电子系统在现代的汽车中占有的比重越来越高,对产品设计的工程师来说,产品的设计和验证面临着很多的挑战。本期《汽车电子特刊》将会向您呈现ADI技术对于汽车电子行业的应用等,还有IIC汽车电子论坛的精彩回顾哦!

扫一扫,关注最新资讯

esmc