新思IP加速计划重塑IP创新服务

上网时间: 2014年08月04日? 作者:余敏? 我来评论 【字号: ? ?小】

关键字:IP创新服务? IP Accelerated? 新思IP加速计划?

作者:余敏

随着SoC设计软硬件复杂度与日俱增,光靠传统的IP单元块已无法不足以应对日益增加的SoC设计和集成挑战,开发人员将仰赖IP厂商提供更多协助,以符合设计项目的上市时间规划。

为了加速芯片和打造系统创新,新思科技(Synopsys)日前宣布推出名为“IP加速计划”的套件式解决方案(IP Accelerated),跳出传统IP供应模式,通过一系列开发套件及子系统,帮助设计人员显著减少在其系统级芯片(SoC)中集成IP所需的时间和工作量。这一种创新的服务模式重新定义了IP供应商的服务模式,使设计人员从IP供应商处获取更直接的产品和服务,从而以更省力、更低风险以及更短上市时间的方式成功实现IP集成。

新思科技业务拓展总监江伟杰(Jay Chiang)解释说,IP加速计划包括了Synopsys已有的、多样化的、已流片验证过的DesignWare IP产品组合,增加了全新的IP原型设计套件、IP虚拟原型开发套件和定制化IP子系统,从而加速原型设计、软件开发以及将IP集成到SoC中。

IP服务模式创新

“根据市场分析机构的数据,由于设计复杂度不断提高、设计成本逐渐上升以及上市时间日趋缩短,预计从2012年到2018年间,第三方IP的使用量将增加一倍以上。尽管目前市场上IP供应商不少,但事实上IC设计公司购买IP后,除了要阅读和学习上千页的数据说明书,还要承担后续设计与调试所花费的成本,而这一成本基本上与购买IP的成本相当,最终耗费的时间至少还要4-6周以上。”他分析说,“设计师需要一种可以简化IP配置和整个SoC集成的、同时加速其软件开发工作的解决方案。Synopsys IP Accelerated计划提供的解决方案可以帮助设计师应对在IP实现、软件开发和IP集成过程中的挑战。”

DesignWare IP原型设计套件的核心是一款经过验证的参考设计,它使设计师在几分钟内就能够在SoC环境中开始实现IP。IP原型系统设计套件提供了所需的关键性硬件和软件资源,包括带有预配置IP和SoC集成逻辑的Synopsys HAPS-DX基于FPGA的原型设计系统、一块PHY子板、仿真测试平台,以及一个可运行在Linux上的基于物理或虚拟早期软件的启动、调试和测试并易于修改的DesignWare ARC处理器的32位软件开发平台、参考驱动软件和应用案例。设计者可以根据目标应用,通过一个快速迭代流来修改标准的IP配置,该流程环境包括Synopsys的coreConsultant IP配置工具、Synopsys的ProtoCompiler综合和调试工具以及编译脚本。

DesignWare IP虚拟开发套件是由一个基于多核ARM Cortex-A57 Versatile Express的参考设计和一个可配置DesignWare IP模型组成的软件开发套件。该IP虚拟原型开发套件可运行Linaro Linux,同时包括用于DesignWare IP的参考驱动软件并提供了非侵入式调试的可控性和可见性。

新思IP加速计划重塑IP创新服务_《国际电子商情》新思科技DesignWare IP虚拟原型开发套件_1
新思科技DesignWare IP虚拟原型开发套件

IP虚拟原型开发套件和IP原型设计套件两者都能够轻松地插入到现有的软件工具链中,并无缝地与最受欢迎的嵌入式软件调试系统建立接口,以提供系统级的调试和分析功能。该套件能够轻松地被扩展以代表整个SoC,确保提前并加速整个板级支持包(BSP)的开发。

对硬件工程师而言,IP原型设计套件能提供一种经过验证的、便于调整的有效IP配置,可针对客户设定的应用,探究可能的设计折衷方案。对软件开发人员来说,DesignWare IP虚拟开发套件和IP原型设计套件都能够作为经过验证的目标,用于早期软件开发、快速启动、调试和测试阶段的验证目标。对Linux软件栈即刻可用的支持确保了软件开发人员可立即启动和运行并集中在IP专用软件(例如驱动程序、引导代码、固件)上。

江伟杰强调说:“由于软件的规模和复杂度在不断地增长,半导体公司现在将其50%以上的开发工作量放到了软件之上,Synopsys的DesignWare IP虚拟原型开发套件将使企业在SoC流片前即可进行软件开发,而不必等待硬件设计完成后,并且减少硬件设计不合理造成的软件复杂度提升,从而在日益由软件驱动的市场中能够保持竞争力。”

“客户对IP供应商的期待越来越高,以应对爆发性的软件工作量及芯片不断增长的复杂度。Synopsys的IP Accelerated加速计划可以帮助客户获得预先验证过的、完全集成的子系统,从而降低整体工作量以及IP构建和集成的成本。设计师可以专注于其SoC的差异化,而不是开发或集成基于标准的IP。”江伟杰还表示,目前DesignWare IP原型设计套件和IP虚拟原型开发套件现在已经开始供货。

本文为《国际电子商情》原创,版权所有,转载请注明出处并附链接

本文下一页:2013年全球前十大半导体IP供应商

相关阅读:
? Synopsys“IP Accelerated”计划重新定义IP供应商范式
? Synopsys将用于Grade 0汽车应用的DesignWare NVM IP面积缩小75%
? Synopsys首款PCI Express 4.0 IP解决方案助力企业级SoC设计


[ 投票数:? ] 收藏 ??? 打印版 ??? 推荐给同仁 ??? 发送查询 ??? ?订阅杂志

评论
免费订阅资讯速递
信息速递-请选择您感兴趣的技术领域:
  • 安防监控
  • 便携设备
  • 消费电子
  • 通信与网络
  • 分销与服务
  • 制造与测试
  • 工业与医疗
  • 汽车电子
  • 计算机与OA
  • 电源管理
  • 无源器件与模组
  • 新能源
  • 供应链管理
论坛速递
相关信息
  • 什么是IP创新服务?
  • 国际电子商情提供相关IP创新服务技术文章及相关IP创新服务新闻趋势,及更新最新相关IP创新服务电子产品技术

  • 什么是IP Accelerated?
  • 国际电子商情提供相关IP Accelerated技术文章及相关IP Accelerated新闻趋势,及更新最新相关IP Accelerated电子产品技术

  • 什么是新思IP加速计划?
  • 国际电子商情提供相关新思IP加速计划技术文章及相关新思IP加速计划新闻趋势,及更新最新相关新思IP加速计划电子产品技术

?新浪微博推荐
Global Sources


编辑推荐
?大家正在说


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
电子元器件数据手册下载
数据手册搜索

Datasheets China.com

《汽车电子特刊》

汽车电子系统在现代的汽车中占有的比重越来越高,对产品设计的工程师来说,产品的设计和验证面临着很多的挑战。本期《汽车电子特刊》将会向您呈现ADI技术对于汽车电子行业的应用等,还有IIC汽车电子论坛的精彩回顾哦!

扫一扫,关注最新资讯

esmc